#### Universidade Federal de Minas Gerais

Escola de Engenharia – Departamento de Engenharia Eletrônica

Disciplina: Laboratório de Sistemas Digitais



#### Aula 08

#### **Assuntos:**

Modelos de Representação de um Sistema top-level em VHDL: Comportamental,
Fluxo de dados e Estrutural.

## Objetivos:

- Saber explicar quando, como e o porquê usar os modelos de representação de um sistema.
- o Identificar os diferentes modelos de representação de um sistema.
- o Analisar as implicações da implementação de cada modelo de representação.

# Espera-se que ao final do Estudo Dirigido o aluno saiba responder às seguintes questões:

- 1. Como descrever uma arquitetura em VHDL?
- 2. Quais são as diferenças entre os modelos de representação de sistemas: Comportamental, Fluxo de dados, Estrutural?
- Quais as vantagens/desvantagens dos modelos para representação de sistemas toplevel.
- 4. Quais são as declarações concorrentes que envolvem cada modelo?
- 5. Qual é o modelo de representação de sistemas mais usado?

### Referências:

- 1. B. Mealy, F. Tappero. Free Range VHDL. Free Range Factory. 2012.
- 2. Pedroni, Volnei A. Eletrônica Digital Moderna e Vhdl. Editora Campus. 2010.